Sige Bicmos Proses Ile 12bit Ve 2gsps Hızında Bir Analog Dijital Çevirici (Analog Digital Converter) Tasarlanması

Küçük Resim Yok

Tarih

2018

Dergi Başlığı

Dergi ISSN

Cilt Başlığı

Yayıncı

Erişim Hakkı

info:eu-repo/semantics/openAccess

Özet

Bu projede 0.13u BiCMOS prosesinde bir ADC tasarlanmıştır. ADC?nin hedeflenen örnekleme hızı 1.5Gsps ve hedeflenen SFDR çözünürlüğü 11bit olarak belirlenmiştir. Pipeline mimarisinde ADC tasarlanmıştır. Her biri 1.5bit çıkışı olan 8 kademe ve ardından 3bitlik bir Flash çevirici kullanılmıştır. Kademeler için mümkün olan her yerde ayrı güç kaynağı regülatörler kullanılarak kademeler arası etkileşim azaltılmıştır. Yüksek hızlarda saatin girişi ve sonuçların çıkışı için ayrı clock tree yapıları kullanılmıştır. Üzerinde band gap, seri arayüz clock üretici blok gibi modüller de içeren tasarım örnekleri kayıt etmek için bir memory de içermektedir.

Açıklama

1.12.2018 00:00

Anahtar Kelimeler

Kaynak

WoS Q Değeri

Scopus Q Değeri

Cilt

Sayı

Künye